
iv Contents
AMD Duron™ Processor Data Sheet 23802E—September 2000
Preliminary Information
7 Signal and Power-Up Requirements . . . . . . . . . . . . . . . . . . . . .31
7.1 Power-Up Requirements . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 31
Signal Sequence and Timing Description . . . . . . . . . . . . . . . 31
Clock Multiplier Selection (FID[3:0]). . . . . . . . . . . . . . . . . . . 34
7.2 Processor Warm Reset Requirements . . . . . . . . . . . . . . . . . . 36
The AMD Duron™ Processor and Northbridge Reset Pins . 36
8 Mechanical Data . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .37
8.1 Introduction . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 37
8.2 Pinout Diagram . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 37
8.3 Socket Tabs for Heatsink Clips . . . . . . . . . . . . . . . . . . . . . . . 39
9 Pin Descriptions . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .41
9.1 Introduction . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 41
9.2 Pin List . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 49
9.3 Detailed Pin Descriptions . . . . . . . . . . . . . . . . . . . . . . . . . . . . 57
A20M# Pin . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 57
AMD Pin . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 57
AMD System Bus Pins . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 57
Analog Pin . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 57
CLKFWDRST Pin . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 57
CLKIN, RSTCLK (SYSCLK) Pins . . . . . . . . . . . . . . . . . . . . . . 57
CONNECT Pin. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 57
COREFB and COREFB# Pins . . . . . . . . . . . . . . . . . . . . . . . . . 57
DBRDY and DBREQ# Pins. . . . . . . . . . . . . . . . . . . . . . . . . . . . 57
FERR Pin . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 58
FID[3:0] Pins . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 58
FLUSH# Pin . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 59
IGNNE# Pin . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 59
INIT# Pin . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 59
INTR Pin . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 59
JTAG Pins . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 59
K7CLKOUT and K7CLKOUT# Pins . . . . . . . . . . . . . . . . . . . . 59
Key Pins . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 59
NC Pins . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 60
NMI Pin . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 60
PGA Orientation Pins . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 60
PLL Bypass and Test Pins . . . . . . . . . . . . . . . . . . . . . . . . . . . . 60
PWROK Pin . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 60
SADDIN[1]# and SADDOUT[1:0]# Pins . . . . . . . . . . . . . . . . . 60
Scan Pins . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 61
Comentários a estes Manuais